
全球電子設計創新領先企業Cadence設計系統公司今天宣布,臺積電與Cadence合作開發出了3D-IC參考流程,該流程帶有創新的真正3D堆疊。該流程通過基于Wide I/O接口的3D堆疊,在邏輯搭載存儲器設計上進行了驗證 ,可實現多塊模的整合。它將臺積電的3D堆疊技術和Cadence?3D-IC解決方案相結合,包括了集成的設計工具、靈活的實現平臺,以及最終的時序物理簽收和電流/熱分析。
相對于純粹在工藝節點上的進步,3D-IC技術讓企業在尋求更高性能和更低功耗的道路上,有了更多的選擇。3D-IC給開發當今復雜設計的工程師們提供了幾項關鍵優勢,幫他們實現更高的性能、更低的功耗以及更小的尺寸。今天宣布的內容,是兩位3D- IC技術領先者一年前宣布的臺積電CoWoS〓參考流程的延續。
“我們與Cadence緊密協作以實現真正3D芯片開發,”臺積電設計架構營銷部高級總監Suk Lee表示。“通過這一全新的參考流程,我們的共同客戶可以充滿信心地向前推進3D-IC的開發,因為他們知道其Cadence工具流程已通過3D-IC測試工具在硅片上進行過驗證。”
“3D-IC是進行產品整合的全新方法。它賦予摩爾定律新的維度,需要深度合作才能獲得完美的功能產品,”Cadence首席戰略官兼數字與簽收集團副總裁徐季平表示。“這一最新的參考流程表明,我們攜手臺積電開發3D芯片的實際操作流程不僅可行,而且對于解決芯片復雜性方面是個有吸引力的選擇。”
Cadence 3D-IC流程中的工具囊括了數字、定制/模擬及最終簽收技術。它們包括Encounter? Digital Implementation System、Tempus〓 Timing Signoff Solution、Virtuoso? Layout Editor、Physical Verification System、QRC Extraction、Encounter Power System、Encounter Test、Allegro? SiP及Sigrity〓 XcitePI/PowerDC。
關于Cadence
Cadence公司成就全球電子設計技術創新,并在創建當今集成電路和電子產品中發揮核心作用。我們的客戶采用Cadence的軟件、硬件、IP、設計服務,設計和驗證用于消費電子、網絡和通訊設備以及計算機系統中的尖端半導體器件。公司總部位于美國加州圣荷塞市,在世界各地均設有銷售辦事處、設計中心和研究機構,以服務于全球電子產業。
聲明:本內容為作者獨立觀點,不代表電源網。本網站原創內容,如需轉載,請注明出處;本網站轉載的內容(文章、圖片、視頻)等資料版權歸原作者所有。如我們采用了您不宜公開的文章或圖片,未能及時和您確認,避免給雙方造成不必要的經濟損失,請電郵聯系我們,以便迅速采取適當處理措施;歡迎投稿,郵箱∶editor@netbroad.com。
微信關注 | ||
![]() |
技術專題 | 更多>> | |
![]() |
技術專題之EMC |
![]() |
技術專題之PCB |