應用示例
輔助工具
為了幫助進行頻率規劃和設計環路濾波器,德州儀器提供了PLLatinum Sim和TICS Pro。
數字鎖定檢測頻率的準確性
數字鎖定檢測電路用于確定PLL1鎖定、PLL2鎖定和保持退出事件。窗口大小和鎖定計數寄存器被編程,以便為每個事件的發生設定一個參考PLL反饋信號的ppm頻率精度。當PLL數字鎖定事件發生時,PLL數字鎖定檢測被斷言為真。當保持退出事件發生時,器件退出保持模式。
要發生數字鎖定檢測事件,必須有PLLX的相位檢測器周期的 "鎖定計數",在此期間,PLLX_R參考和PLLX_N反饋信號邊沿的時間/相位誤差在用戶可編程的 "窗口大小 "之內。因為在發生鎖定事件之前,必須至少有 "鎖定次數 "的相位檢測器事件,最小數字鎖定事件時間可以計算為 "鎖定次數"/fPDX,其中X=1用于PLL1或2用于PLL2。
通過使用下面公式,可以選擇 "鎖定計數 "和 "窗口大小 "的值,以設定數字鎖定檢測事件發生前系統所需的頻率精度(ppm):
鎖定計數 "值的作用是通過將 "窗口大小 "除以 "鎖定計數 "來縮短有效鎖定窗口的大小。
如果在任何時候,PLLX_R參考信號和PLLX_N反饋信號都在 "窗口大小 "設定的時間窗口之外,那么 "鎖定計數 "值將被重置為0。
最小鎖定時間的計算實例
計算PLL2的最小數字鎖定時間,給定PLL2的相位檢測器頻率為40 MHz,并且 PLL2_DLD_CNT = 10,000:PLL2的最小鎖定時間是10,000 / 40 MHz = 250 µs。
驅動CLKin和OSCin輸入端
用差分源驅動CLKin和OSCin引腳
兩個CLKin端口都可以用差分信號驅動。TI建議在使用差分參考時鐘時將CLKin輸入模式設置為雙極(CLKinX_TYPE = 0)。OSCin的輸入模式被硬連接為雙極性等效。LMK0482x系列在內部對輸入引腳進行偏置,因此差分接口應采用交流耦合。用LVDS或LVPECL驅動CLKin/OSCin引腳的推薦電路。
用于LVDS參考時鐘源的CLKinX和OSCin終端:
用于LVDS參考時鐘源的CLKinX和OSCin終端
用于LVPECL參考時鐘源的CLKinX和OSCin終端:
一個能產生差分正弦波輸出的參考時鐘源可以用以下電路驅動CLKin/OSCin引腳。信號電平必須符合電氣特性中所列CLKin/OSCin引腳的要求。
差分正弦波參考時鐘源的CLKinX和OSCin端接
用單端源驅動CLKin和OSCin引腳
LMK0482x系列的CLKin/OSCin引腳可使用單端參考時鐘源來驅動;例如,正弦波源或LVCMOS/LVTTL源。對于CLKin引腳,可以使用交流耦合或直流耦合。對于OSCin引腳,需要交流耦合。在正弦波源預計有50Ω負載的情況下,TI建議使用交流耦合,如下面的電路所示,有一個50Ω的終端。
CLKinX和OSCin的單端端接
信號電平必須符合電氣特性中列出的CLKin/OSCin引腳的要求。建議將CLKinX_TYPE設置為雙極模式(CLKinX_TYPE = 0)。OSCin被硬連接到雙極模式。
如果用單端LVCMOS/LVTTL源驅動CLKin引腳,可以使用直流耦合或交流耦合。如果使用直流耦合,CLKinX_TYPE應設置為MOS緩沖模式(CLKinX_TYPE = 1),并且信號源的電壓擺幅必須滿足電氣特性中給出的直流耦合、MOS模式時鐘輸入的規格。如果使用交流耦合,CLKinX_TYPE應設置為雙極緩沖模式(CLKinX_TYPE = 0),輸入引腳的電壓擺幅必須滿足電氣特性中給出的交流耦合、雙極模式時鐘輸入的規格。在交流耦合的雙極模式下,可能需要對時鐘輸入電平進行一些衰減。在交流耦合電容之前有一個簡單的電阻分壓器電路就足夠了。
直流耦合的LVCMOS/LVTTL參考時鐘:
直流耦合的LVCMOS/LVTTL參考時鐘