設計要求:INPUT=90~265VAC,47~63Hz,OUTPUT=24VDC1A,Vcc=12VDC,0.1A,效率η≥85%,fs=70KHz
采用PC44材質磁芯,所以ΔB設0.2T,Ap=[(24V/0.85+24V)*10000]/(2*0.2T*70000Hz*400A/cm2*0.2)=0.2332cm4,查表后選擇EPC25Core,出于高度的考慮,加上骨架也才15mm;Ae=46.4mm2,Aw=82.35mm2
以IL在到80% Iomax臨界電流Iob=80%*Io(max)=0.8A;
匝比n=[107/(24+0.6)]*[0.5/(1-0.5)]=4.35(占空比預設0.5),取4,調整Dmax=4(24+0.6)/[107+4*(24+0.6)]=48%
臨界狀態副邊峰值電流ΔIsb=2*0.8/(1-0.48)=3.077A
次級電感Ls=(24+0.6)*(1-0.48)*1/70K/3.077=59.4mH
原邊電感Lp=4*4*59.4=950mH
CCM模式副邊峰值電流ΔIsp=1/(1-0.48)+3.077/2=3.461A
CCM模式原邊峰值電流ΔIpp=3.461/4=0.8653A
Np=950*0.8653/(0.2*46.4)=84Ts,Ns=84/4=21Ts,Nvcc=(Vcc+Vf)/[(Vo+Vf)/Ns]=11Ts
這是我對照一個設計實例套參數算的,各位請幫忙檢查合不合理,后面的線徑我計算出來太小了,不知道是那里出錯了,有那位大大能幫忙核算一下,用自己的方法計算原副邊線徑是多少,還有上面那個地方錯了